# DISEÑOS VHDL



# PRESENTADO POR:

# **LUIS MATEO ORTEGA GOYES**

# PRESENTADO A:

# CARLOS HERNAN TOBAR ARTEAGA

# UNIVERSIDAD DEL CAUCA FACULTAD DE INGENIERÍA ELECTRÓNICA Y TELECOMUNICACIONES TECNOLOGÍA EN TELEMÁTICA POPAYÁN - SEPTIEMBRE - 2023

# > AND GATE

```
library IEEE;
2
      use IEEE.STD_LOGIC_1164.ALL;
 3
    mentity and gate is
         Port ( a : in STD LOGIC;
5
                 b : in STD LOGIC;
 6
7
                 y : out STD_LOGIC);
     end and_gate;
8
9
    □architecture Behavioral of and gate is
10
    ⊟begin
11
     y <= a and b;
end Behavioral;
12
13
14
```

```
library IEEE;
 2
     use IEEE.STD LOGIC 1164.ALL;
 3
 4
    entity and gate tb is
 5
     end and_gate_tb;
 6
 7
    architecture behavior of and gate tb is
 8
 9
          signal a, b : std logic := '0';
10
         signal y : std logic;
11
12
    component and gate is
13
    Port ( a : in STD LOGIC;
14
                    b : in STD LOGIC;
15
                    y : out STD LOGIC);
16
          end component;
17
18
     begin
19
20
    uut: and_gate port map (
21
            a => a,
22
             b => b,
23
             у => у
24
25
26
    stim proc: process
27
28
          begin
29
             -- hold reset state for 100 ns.
             wait for 100 ns;
30
             a <= '0'; b <= '0'; -- test 0 AND 0
31
             wait for 100 ns;
32
33
             a <= '1'; b <= '0'; -- test 1 AND 0
34
             wait for 100 ns;
35
             a <= '0'; b <= '1'; -- test 0 AND 1
36
              wait for 100 ns;
              a <= 'l'; b <= 'l'; -- test 1 AND 1
37
38
              wait for 100 ns;
39
             wait;
40
41
         end process;
     end behavior;
42
```

# **EXPLICACIÓN AND:**

- Código VHDL para la compuerta AND:
- entity and\_gate is ... end and\_gate;: Esta parte del código define la interfaz de la compuerta AND. Tiene dos entradas (a y b) y una salida (y).
- architecture Behavioral of and\_gate is ... end Behavioral;: Esta parte del código describe el comportamiento de la compuerta AND. En este caso, la salida y es el resultado de la operación AND (a and b) de las entradas a y b.
- Código VHDL para el test bench:
- entity and\_gate\_tb is ... end and\_gate\_tb;: Esta parte del código define la interfaz del test bench. No tiene entradas ni salidas porque es un entorno de prueba.

- architecture behavior of and\_gate\_tb is ... end behavior;: Esta parte del código describe el comportamiento del test bench.
- component and\_gate is ... end component;: Aquí se declara la compuerta AND como un componente que se utilizará en el test bench.
- uut: and\_gate port map ...;: Aquí se crea una instancia de la compuerta AND (denominada uut, que significa "unidad bajo prueba") y se conectan las señales del test bench a las entradas y salidas de la compuerta AND.
- stim\_proc: process ... end process;: Este es el proceso que genera las señales de prueba. En este caso, genera todas las combinaciones posibles de las entradas a y b y las aplica a la compuerta AND.

## > AND16 GATE

```
library IEEE;
     use IEEE.STD_LOGIC_1164.ALL;
2
3
   ⊟entity and16 gate is
5
       Port ( a : in STD_LOGIC_VECTOR (15 downto 0);
6
                b : in STD_LOGIC_VECTOR (15 downto 0);
               y : out STD_LOGIC_VECTOR (15 downto 0));
7
     end and16_gate;
8
9
10
    ☐architecture Behavioral of and16 gate is
11
    ⊟begin
      y \ll a and b;
12
    y \-
end Behavioral;
13
14
```

```
library IEEE;
2
      use IEEE.STD LOGIC 1164.ALL;
 3
    entity and16 gate tb is
 4
 5
     end and16_gate_tb;
 6
    =architecture behavior of and16_gate_tb is
8
           signal a, b : std_logic_vector (15 downto 0) := (others => '0');
9
10
           signal y : std logic vector (15 downto 0);
11
           component and16 gate is
12
    Port (a: in STD_LOGIC_VECTOR (15 downto 0);
b: in STD_LOGIC_VECTOR (15 downto 0);
y: out STD_LOGIC_VECTOR (15 downto 0));
13
    14
15
16
           end component;
17
18
      begin
19
20
           uut: and16_gate port map (
    21
               a => a,
22
               b => b.
23
               у => у
24
25
26
    \dot{\Box}
           stim proc: process
27
28
           begin
29
                -- hold reset state for 100 ns.
30
               wait for 100 ns;
31
               a <= "0000000000000000"; b <= "0000000000000"; -- test 0 AND 0
               wait for 100 ns;
32
               a <= "1111111111111111"; b <= "00000000000000"; -- test 1 AND 0
33
34
               wait for 100 ns;
               a <= "0000000000000000"; b <= "1111111111111111"; -- test 0 AND 1
35
36
               wait for 100 ns;
               a <= "1111111111111111"; b <= "111111111111111"; -- test 1 AND 1
37
38
               wait for 100 ns;
39
               wait;
40
41
           end process;
     end behavior;
42
```

### **EXPLICACIÓN AND 16:**

- Código VHDL para la compuerta AND de 16 bits:
- entity and 16\_gate is ... end and 16\_gate;: Esta parte del código define la interfaz de la compuerta AND de 16 bits. Tiene dos entradas (a y b) y una salida (y), todas de 16 bits.
- architecture Behavioral of and 16\_gate is ... end Behavioral;: Esta parte del código describe el comportamiento de la compuerta AND de 16 bits. En este caso, la salida y es el resultado de la operación AND (a and b) de las entradas a y b.
- Código VHDL para el test bench:
- entity and 16\_gate\_tb is ... end and 16\_gate\_tb;: Esta parte del código define la interfaz del test bench. No tiene entradas ni salidas porque es un entorno de prueba.
- architecture behavior of and16\_gate\_tb is ... end behavior;: Esta parte del código describe el comportamiento del test bench.
- component and16\_gate is ... end component;: Aquí se declara la compuerta AND de 16 bits como un componente que se utilizará en el test bench.

- uut: and16\_gate port map ...;: Aquí se crea una instancia de la compuerta AND de 16 bits (denominada uut, que significa "unidad bajo prueba") y se conectan las señales del test bench a las entradas y salidas de la compuerta AND de 16 bits.
- stim\_proc: process ... end process;: Este es el proceso que genera las señales de prueba. En este caso, genera todas las combinaciones posibles de las entradas a y b y las aplica a la compuerta AND de 16 bits.

# > NAND GATE

```
library IEEE;
 2
      use IEEE.STD_LOGIC_1164.ALL;
 3
 4
    entity nand gate is
 5
 6
          Port ( a : in STD LOGIC;
    7
                  b : in STD LOGIC;
 8
                  y : out STD LOGIC);
 9
10
      end nand_gate;
11
12
    □architecture Behavioral of nand_gate is
13
14
    ⊟begin
15
          y <= not (a and b);
16
17
     Lend Behavioral;
18
```



```
library IEEE;
2
      use IEEE.STD LOGIC 1164.ALL;
 3
    entity nand gate tb is
     end nand_gate_tb;
 5
 6
    □architecture behavior of nand gate tb is
 8
9
          signal a, b : std logic := '0';
          signal y : std logic;
10
11
          component nand_gate is
12
    13
             Port ( a : in STD_LOGIC;
    14
                     b : in STD LOGIC;
                     y : out STD_LOGIC);
15
16
          end component;
17
18
     begin
          uut: nand_gate port map (
19
    20
             a => a,
21
              b => b,
22
             у => у
23
          ):
24
25
          stim proc: process
    26
27
          begin
              -- hold reset state for 100 ns.
28
29
              wait for 100 ns:
              a <= '0'; b <= '0'; -- test 0 NAND 0
30
31
              wait for 100 ns;
              a <= '1'; b <= '0'; -- test 1 NAND 0
32
33
              wait for 100 ns;
              a <= '0'; b <= '1'; -- test 0 NAND 1
34
              wait for 100 ns;
35
              a <= '1'; b <= '1'; -- test 1 NAND 1
36
37
              wait for 100 ns;
38
              wait;
39
40
          end process;
41
     Lend behavior;
42
```

#### **EXPLICACIÓN NAND:**

- Código VHDL para la compuerta NAND:
- entity nand\_gate is ... end nand\_gate;: Esta parte del código define la interfaz de la compuerta NAND. Tiene dos entradas (a y b) y una salida (y).
- architecture Behavioral of nand\_gate is ... end Behavioral;: Esta parte del código describe el comportamiento de la compuerta NAND. En este caso, la salida y es el resultado de la operación NAND (not (a and b)) de las entradas a y b.
- Código VHDL para el test bench:
- entity nand\_gate\_tb is ... end nand\_gate\_tb;: Esta parte del código define la interfaz del test bench. No tiene entradas ni salidas porque es un entorno de prueba.
- architecture behavior of nand\_gate\_tb is ... end behavior;: Esta parte del código describe el comportamiento del test bench.

- component nand\_gate is ... end component;: Aquí se declara la compuerta NAND como un componente que se utilizará en el test bench.
- uut: nand\_gate port map ...;: Aquí se crea una instancia de la compuerta NAND (denominada uut, que significa "unidad bajo prueba") y se conectan las señales del test bench a las entradas y salidas de la compuerta NAND.
- stim\_proc: process ... end process;: Este es el proceso que genera las señales de prueba. En este caso, genera todas las combinaciones posibles de las entradas a y b y las aplica a la compuerta NAND.

## **➢ OR GATE**

```
1
      --Librerias
 2
      library IEEE;
3
 4
      use IEEE.STD_LOGIC_1164.ALL;
 5
 6
7
      --entidad
8
9
    mentity OrGate is
10
11
    Port (inl : in STD LOGIC;
               in2 : in STD_LOGIC;
12
13
                salida : out STD_LOGIC);
14
15
      end entity;
16
17
      --arquitectura
18
19
    ☐architecture behavioral of OrGate is
20
21
    begin
22
23
            salida <= inl or in2;
24
25
      end architecture;
```



# ➤ OR16 GATE

```
1
     library IEEE;
      use IEEE.STD_LOGIC_1164.ALL;
 2
 3
 4
    ⊟entity orl6 gate is
 5
          Port ( a : in STD LOGIC VECTOR (15 downto 0);
 6
    b : in STD_LOGIC_VECTOR (15 downto 0);
 7
                 y : out STD LOGIC VECTOR (15 downto 0));
 8
 9
10
     end orl6 gate;
11
12
    □architecture Behavioral of orl6 gate is
13
14
    ⊟begin
15
          y <= a or b;
16
     Lend Behavioral;
17
18
```

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
3
    ⊟entity orl6_gate_tb is
5
     end or16_gate_tb;
6
     parchitecture behavior of or16_gate_tb is
8
9
           signal a, b : std_logic_vector (15 downto 0) := (others => '0');
10
           signal y : std_logic_vector (15 downto 0);
11
12
     component or16_gate is
13
                Port ( a : in STD_LOGIC_VECTOR (15 downto 0);
    b : in STD_LOGIC_VECTOR (15 downto 0);
    y : out STD_LOGIC_VECTOR (15 downto 0));
14
15
16
17
           end component;
18
19
      begin
20
21
           uut: or16_gate port map (
     22
               a => a.
               b => b,
23
               у => у
24
25
           ):
26
     \dot{\Box}
27
           stim_proc: process
28
29
           begin
30
                -- hold reset state for 100 ns.
31
               wait for 100 ns;
32
                a <= "00000000000000000"; b <= "00000000000000"; -- test 0 OR 0
33
               wait for 100 ns;
34
                a <= "11111111111111111"; b <= "000000000000000"; -- test 1 OR 0
35
                wait for 100 ns;
36
                a <= "00000000000000000; b <= "1111111111111111"; -- test 0 OR 1
                wait for 100 ns;
37
38
                a <= "11111111111111111"; b <= "1111111111111111"; -- test 1 OR 1
39
                wait for 100 ns;
40
                wait;
41
42
           end process;
     end behavior;
43
```

# **EXPLICACIÓN OR 16:**

- Código VHDL para la compuerta OR de 16 bits:
- entity or16\_gate is ... end or16\_gate;: Esta parte del código define la interfaz de la compuerta OR de 16 bits. Tiene dos entradas (a y b) y una salida (y), todas de 16 bits.
- architecture Behavioral of or16\_gate is ... end Behavioral;: Esta parte del código describe el comportamiento de la compuerta OR de 16 bits. En este caso, la salida y es el resultado de la operación OR (a or b) de las entradas a y b.
- Código VHDL para el test bench:
- entity or16\_gate\_tb is ... end or16\_gate\_tb;: Esta parte del código define la interfaz del test bench. No tiene entradas ni salidas porque es un entorno de prueba.
- architecture behavior of or16\_gate\_tb is ... end behavior;: Esta parte del código describe el comportamiento del test bench.
- component or16\_gate is ... end component;: Aquí se declara la compuerta OR de 16 bits como un componente que se utilizará en el test bench.
- uut: or16\_gate port map ...;: Aquí se crea una instancia de la compuerta OR de 16 bits (denominada uut, que significa "unidad bajo prueba") y se conectan las señales del test bench a las entradas y salidas de la compuerta OR de 16 bits.
- stim\_proc: process ... end process;: Este es el proceso que genera las señales de prueba. En este caso, genera todas las combinaciones posibles de las entradas a y b y las aplica a la compuerta OR de 16 bits.

## > NOT GATE

```
=-- Not gate:
     -- f = not x
 3
 4
     -- Library and packages
 5
     library IEEE;
 6
     use IEEE.std logic 1164.all;
8
     -- Entity (Interface)
10  entity NotGate is
11
12
    port(
13
           x : in std logic;
           f : out std logic);
14
15
16
     end entity;
17
18
     -- Architecture (Implementation)
19
    ☐architecture arch of NotGate is
20
21
    begin
22
23
            F \ll x \text{ nand } x;
24
25
     end architecture;
```



# **> NOT16**

```
□-- Not16 gate:
     -- for i=0..15, f[i] = not x[i]
 4
 5
      -- Library and packages
 6
      library IEEE;
      use IEEE.std_logic_1164.all;
 7
 8
      -- Entity (Interface)
 9
10
    ⊟entity Not16 is
11
12
         port (
    x : in f : out
13
                         std logic vector(15 downto 0);
                        std logic vector(15 downto 0));
14
15
16
      end entity;
17
     -- Architecture (Implementation)
18
19
    ⊟architecture arch of Not16 is
20
21
    ⊟begin
22
23
         f(0) \le not x(0);
24
         f(1) \le not x(1);
25
         f(2) \le not x(2);
26
         f(3) \le not x(3);
27
         f(4) \le not x(4);
         f(5) \le not x(5);
28
         f(6) \le not x(6);
29
30
         f(7) \le not x(7);
31
         f(8) \le not x(8);
         f(9) \le not x(9);
32
33
         f(10) \le not x(10);
         f(11) \le not x(11);
34
         f(12) \le not x(12);
35
         f(13) \le not x(13);
36
37
         f(14) \le not x(14);
         f(15) \le not x(15);
38
39
40
      end architecture;
```

# > MUX

```
1
   ☐-- Mux gate:
2
     -- o = a, if sel = 0
3
      -- b, in other case
4
5
     -- Library and packages
6
     library IEEE;
7
8
     use IEEE.std logic 1164.all;
9
     -- Entity (Interface)
10
11
   ⊟entity Mux is
12
13
    port(
           a : in std_logic;
b : in std_logic;
14
15
16
           sel: in std_logic;
17
           o : out std logic);
18
19
     end entity;
20
21
     -- Architecture (Implementation)
22
    □architecture arch of Mux is
23
24
     signal x1, x2 : std logic;
25
26
   ⊟begin
27
28
         x1 \ll (not sel) and a;
29
         x2 \le sel and b;
30
         o <= x1 or x2;
31
    end architecture;
32
33
```



```
1
      library IEEE;
 2
      use IEEE.STD LOGIC 1164.ALL;
 3
 4
    ⊟entity Mux16 is
 5
 6
          Port ( sel : in STD LOGIC;
    7
                 in0 : in STD LOGIC VECTOR (15 downto 0);
8
                 inl : in STD LOGIC VECTOR (15 downto 0);
9
                  o : out STD LOGIC VECTOR (15 downto 0));
10
      end Mux16;
11
12
    □architecture Behavioral of Mux16 is
13
    ⊟begin
14
          o <= in0 when sel = '0' else inl;
15
16
17
     Lend Behavioral;
18
```

```
entity Mux16 tb is
 5
     end Mux16 tb;
 6
 7
    □architecture Behavioral of Mux16 tb is
          signal sel : STD_LOGIC := '0';
 8
 9
          signal in0, in1, o : STD LOGIC VECTOR (15 downto 0);
10
    begin
11
    uut: entity work.Mux16
              port map (sel => sel, in0 => in0, in1 => in1, o => o);
12
13
          stimulus : process
14
    15
          begin
16
              -- Test case 1
17
              in0 <= "00000000000000000";
              in1 <= "1111111111111111";
18
              sel <= '0';
19
20
              wait for 10 ns;
21
22
              -- Test case 2
              sel <= '1';
23
              wait for 10 ns;
24
25
          end process;
     Lend Behavioral;
26
27
```

#### **EXPLICACIÓN MUX 16:**

- Código del Mux16: Este código define un multiplexor de 16 bits. Un multiplexor es un dispositivo que toma dos o más señales de entrada y, dependiendo de una señal de control (en este caso sel), selecciona una de ellas para enviarla a la salida. En este caso, si sel es '0', la salida (o) será igual a in0. Si sel es '1', la salida será igual a in1.

- Código del Test Bench: Este código se utiliza para probar el funcionamiento del Mux16. Se definen unas señales (in0, in1, o y sel) que se conectan al Mux16 (uut: entity work.Mux16 port map). Luego, en el proceso stimulus, se cambian los valores de las señales de entrada y se observa cómo cambia la salida. En el primer caso de prueba, sel es '0', por lo que la salida debería ser igual a in0. En el segundo caso de prueba, sel es '1', por lo que la salida debería ser igual a in1.

# > DMUX



```
library IEEE;
2
      use IEEE.STD_LOGIC_1164.ALL;
3
 4
    ⊟entity dmux is
5
    Port ( d : in STD LOGIC;
 6
                 s : in STD LOGIC;
 7
                 y0 : out STD LOGIC;
8
                 yl : out STD LOGIC);
9
      end dmux;
10
11
    □architecture Behavioral of dmux is
12
    ⊟begin
          y0 <= d and not s;
13
14
          yl <= d and s;
15
      end Behavioral;
16
```

```
1
      library IEEE;
     use IEEE.STD LOGIC 1164.ALL;
2
3
    entity dmux tb is
 4
 5
     end dmux tb;
 6
7
    □architecture behavior of dmux tb is
8
         signal d, s : std logic := '0';
9
         signal y0, y1 : std logic;
10
    component dmux is
11
    Port ( d : in STD_LOGIC;
12
                     s : in STD LOGIC;
13
                     y0 : out STD LOGIC;
14
                     yl : out STD LOGIC);
15
          end component;
16
     begin
17
    uut: dmux port map (
18
              d => d,
19
              s => s,
20
              y0 => y0,
21
              y1 => y1
22
          );
23
    stim proc: process
24
          begin
25
              -- hold reset state for 100 ns.
26
              wait for 100 ns;
27
             d <= '0'; s <= '0'; -- test 0 DMUX 0
28
             wait for 100 ns;
              d <= '1'; s <= '0'; -- test 1 DMUX 0  
29
30
              wait for 100 ns;
              d <= '0'; s <= '1'; -- test 0 DMUX 1
31
32
              wait for 100 ns;
              d <= '1'; s <= '1'; -- test 1 DMUX 1
33
              wait for 100 ns;
34
35
              wait:
36
          end process;
   Lend behavior;
37
```

## **EXPLICACIÓN DMUX:**

- Código VHDL para el DMUX:
- entity dmux is ... end dmux;: Esta parte del código define la interfaz del DMUX. Tiene dos entradas (d y s) y dos salidas (y0 y y1).
- architecture Behavioral of dmux is ... end Behavioral;: Esta parte del código describe el comportamiento del DMUX. En este caso, las salidas y0 y y1 son el resultado de las operaciones AND y NOT con las entradas d y s.
- Código VHDL para el test bench:
- entity dmux\_tb is ... end dmux\_tb;: Esta parte del código define la interfaz del test bench. No tiene entradas ni salidas porque es un entorno de prueba.
- architecture behavior of dmux\_tb is ... end behavior;: Esta parte del código describe el comportamiento del test bench.
- component dmux is ... end component;: Aquí se declara el DMUX como un componente que se utilizará en el test bench.

- uut: dmux port map ...;: Aquí se crea una instancia del DMUX (denominada uut, que significa "unidad bajo prueba") y se conectan las señales del test bench a las entradas y salidas del DMUX.
- stim\_proc: process ... end process;: Este es el proceso que genera las señales de prueba. En este caso, genera todas las combinaciones posibles de las entradas d y s y las aplica al DMUX.

# > XOR

```
1
      library IEEE;
2
      use IEEE.STD_LOGIC_1164.ALL;
 3
 4
    mentity xor_gate is
 5
 6
          Port ( a : in STD_LOGIC;
                 b : in STD_LOGIC;
7
8
                 y : out STD LOGIC);
9
10
      end xor_gate;
11
12
    □architecture Behavioral of xor_gate is
13
    ⊟begin
14
15
16
          y <= a xor b;
17
18
      end Behavioral;
19
```



```
1
      library IEEE;
 2
      use IEEE.STD LOGIC 1164.ALL;
 3
 4
    mentity xor_gate_tb is
     end xor_gate_tb;
 7
    ☐architecture behavior of xor_gate_tb is
8
 9
          signal a, b : std logic := '0';
10
          signal y : std_logic;
11
12
          component xor gate is
    Port ( a : in STD LOGIC:
13
    14
                     b : in STD LOGIC;
15
                     y : out STD LOGIC);
16
17
          end component;
18
19
      begin
20
21
      --unidad bajo prueba
22
        uut: xor gate port map (
23
              a => a,
24
              b => b,
25
              у => у
26
27
28
          stim_proc: process
29
30
          begin
31
32
              -- hold reset state for 100 ns.
33
              wait for 100 ns;
              a <= '0'; b <= '0'; -- test 0 XOR 0
34
35
              wait for 100 ns;
36
              a <= '1'; b <= '0'; -- test 1 XOR 0
              wait for 100 ns;
37
38
              a <= '0'; b <= '1'; -- test 0 XOR 1
              wait for 100 ns;
39
              a <= '1'; b <= '1'; -- test 1 XOR 1
40
41
              wait for 100 ns;
42
              wait;
43
44
          end process;
45
     end behavior;
```

# **Explicación XOR:**

- Código VHDL para la compuerta XOR:
- entity xor\_gate is ... end xor\_gate;: Esta parte del código define la interfaz de la compuerta XOR. Tiene dos entradas (a y b) y una salida (y).
- architecture Behavioral of xor\_gate is ... end Behavioral;: Esta parte del código describe el comportamiento de la compuerta XOR. En este caso, la salida y es el resultado de la operación XOR (xor) de las entradas a y b.
- Código VHDL para el test bench:
- entity xor\_gate\_tb is ... end xor\_gate\_tb;: Esta parte del código define la interfaz del test bench. No tiene entradas ni salidas porque es un entorno de prueba.

- architecture behavior of xor\_gate\_tb is ... end behavior;: Esta parte del código describe el comportamiento del test bench.
- component xor\_gate is ... end component;: Aquí se declara la compuerta XOR como un componente que se utilizará en el test bench.
- uut: xor\_gate port map ...;: Aquí se crea una instancia de la compuerta XOR (denominada uut, que significa "unidad bajo prueba") y se conectan las señales del test bench a las entradas y salidas de la compuerta XOR.
- stim\_proc: process ... end process;: Este es el proceso que genera las señales de prueba. En este caso, genera todas las combinaciones posibles de las entradas a y b, y las aplica a la compuerta XOR.

## ➤ Or8Way



```
library IEEE;
      use IEEE.STD LOGIC 1164.ALL;
2
3
4
    ⊟entity Or8Way is
5
          Port (in0, in1, in2, in3, in4, in5, in6, in7 : in STD LOGIC;
    6
                 outt : out STD LOGIC);
7
      end Or8Way;
8
9
    ⊟architecture Behavioral of Or8Way is
    ⊟begin
10
11
          outt <= in0 or in1 or in2 or in3 or in4 or in5 or in6 or in7;
     end Behavioral;
12
13
```

```
⊟entity Or8Way_tb is
  end Or8Way_tb;
Farchitecture Behavioral of Or8Way tb is
                        signal in0, in1, in2, in3, in4, in5, in6, in7, outt : STD LOGIC;
⊟begin
                       uut: entity work.Or8Way
                                       port map (in0 => in0, in1 => in1, in2 => in2, in3 => in3, in4 => in4, in5 => in5, in6 => in6, in7 => in7, outt => outt);
                         stimulus : process
                                       in0 <= '0'; in1 <= '0'; in2 <= '0'; in3 <= '0'; in4 <= '0'; in5 <= '0'; in6 <= '0'; in7 <= '0'; wait for 10 ns;
                                                - Test case 2
10 <= '1'; in1 <= '0'; in2 <= '0'; in3 <= '0'; in4 <= '0'; in5 <= '0'; in6 <= '0'; in7 <= '0';
                                        wait for 10 ns:
                                        -- Test case 3 in0 <= '0'; in1 <= '1'; in2 <= '0'; in3 <= '0'; in4 <= '0'; in5 <= '0'; in6 <= '0'; in7 <= '0'; in
                                         wait for 10 ns;
                                        -- Test case 4 in0 <= '0'; in1 <= '0'; in2 <= '1'; in3 <= '0'; in4 <= '0'; in5 <= '0'; in6 <= '0'; in7 <= '0'; in
                                        wait for 10 ns;
                                        in0 <= '0'; in1 <= '0'; in2 <= '0'; in3 <= '1'; in4 <= '0'; in5 <= '0'; in6 <= '0'; in7 <= '0';
                                         wait for 10 ns;
                                                - Test case 6
10 <= '0'; in1 <= '0'; in2 <= '0'; in3 <= '0'; in4 <= '1'; in5 <= '0'; in6 <= '0'; in7 <= '0';
                                        wait for 10 ns;
                                                                        '0'; in1 <= '0'; in2 <= '0'; in3 <= '0'; in4 <= '0'; in5 <= '1'; in6 <= '0'; in7 <= '0';
                                         wait for 10 ns;
                                        in0 \ll 0'; in1 \ll 0'; in2 \ll 0'; in3 \ll 0'; in4 \ll 0'; in5 \ll 0'; in6 \ll 0'; in6 \ll 0'; in7 \ll 0';
                                               - Test case 9
n0 <= '0'; in1 <= '0'; in2 <= '0'; in3 <= '0'; in4 <= '0'; in5 <= '0'; in6 <= '0'; in7 <= '1';
                                        wait for 10 ns;
           end Behavioral:
```

# **EXPLICACIÓN OR 8 WAY:**

- Código del Or8Way: Este código define un componente llamado Or8Way que tiene ocho entradas de 1 bit (in0 a in7) y una salida de 1 bit (ouTt). La operación que realiza este componente es una operación OR bit a bit en las ocho entradas. Esto significa que si al menos una de las entradas es '1', la salida será '1'. Si todas las entradas son '0', la salida será '0'. Esta operación se realiza en la línea outt <= in0 or in1 or in2 or in3 or in4 or in5 or in6 or in7;.</p>
- Código del Test Bench: Este código se utiliza para probar el funcionamiento del Or8Way. Primero, se definen unas señales que se conectan al Or8Way en la línea uut: entity work.Or8Way port map (in0 => in0, in1 => in1, in2 => in2, in3 => in3, in4 => in4, in5 => in5, in6 => in6, in7 => in7, out => out);. Luego, en el proceso stimulus, se cambian los valores de las señales de entrada y se observa cómo cambia la salida. En cada caso de prueba, solo una de las entradas es '1', por lo que la salida debería ser '1'. En el primer caso de prueba, todas las entradas son '0', por lo que la salida debería ser '0'. Los casos de prueba se ejecutan uno tras otro, con un retardo de 10 ns entre ellos.

## ➤ Mux8Way16



```
library IEEE;
         use IEEE.STD_LOGIC_1164.ALL;
 2
 3
      entity Mux8Way16 is
 4
 5
               Port ( sel : in STD_LOGIC_VECTOR (2 downto 0);
     in0, in1, in2, in3, in4, in5, in6, in7 : in STD_LOGIC_VECTOR (15 downto 0);
     outt : out STD_LOGIC_VECTOR (15 downto 0));
 6
 8
        end Mux8Way16;
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
      □architecture Behavioral of Mux8Way16 is
      ⊟begin
               with sel select
                     outt <= in0 when "000",
                               inl when "001",
in2 when "010",
                                in3 when "011",
                                in4 when "100",
                                in5 when "101",
in6 when "110",
in7 when others;
        end Behavioral;
```

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
       entity Mux8Way16_tb is
       end Mux8Way16_tb;
       Flarchitecture Behavioral of Mux8Wav16 tb is
signal sel : STD_LOGIC_VECTOR (2 downto 0);
signal in0, in1, in2, in3, in4, in5, in6, in7, outt : STD_LOGIC_VECTOR (15 downto 0);
       □ begin
                uut: entity work.Mux8Wav16
                      port map (sel => sel, in0 => in0, inl => inl, in2 => in2, in3 => in3, in4 => in4, in5 => in5, in6 => in6, in7 => in7, outt => outt);
                stimulus : process
                         Test case 1
                      -- less case "no <= "00000000000000000"; in1 <= "lllllllllllllllll"; in2 <= "000000000000000"; in3 <= "lllllllllllllllll"; in4 <= "0000000000000000"; in7 <= "lllllllllllllllll"; in6 <= "00000000000000"; in7 <= "lllllllllllllllll"; sel <= "0000000000000000"; in7 <= "lllllllllllllllll";
                        - Test case 2
                      wait for 10 ns;
                      sel <= "010";
wait for 10 ns;</pre>
                      -- Test case 4 sel <= "011"; wait for 10 ns;
                      -- Test case 5 sel <= "100";
                      wait for 10 ns;
                      -- Test case 6 sel <= "101";
                      wait for 10 ns;
                      -- Test case 7 sel <= "110";
                      wait for 10 ns;
                      sel <= "111";
wait for 10 ns;</pre>
                end process:
```

## **EXPLICACIÓN MUX 8 WAY 16:**

- Código del Mux8Way16: Este código define un componente llamado Mux8Way16 que tiene ocho entradas de 16 bits (in0 a in7) y una salida de 16 bits (outt). La operación que realiza este componente es seleccionar una de las ocho entradas basándose en una señal de selección de 3 bits (sel). Esto se realiza en el bloque with sel select. Dependiendo del valor de sel, la salida será igual a una de las ocho entradas. Por ejemplo, si sel es "000", la salida será igual a in0. Si sel es "001", la salida será igual a in1, y así sucesivamente. Si sel es cualquier otro valor (en este caso, solo puede ser "111"), la salida será igual a in7.
- Código del banco de pruebas (Test Bench): Este código se utiliza para probar el funcionamiento del Mux8Way16. Primero, se definen unas señales que se conectan al Mux8Way16 en la línea uut: entity work.Mux8Way16 port map (sel => sel, in0 => in0, in1 => in1, in2 => in2, in3 => in3, in4 => in4, in5 => in5, in6 => in6, in7 => in7, outt => outt);. Luego, en el proceso stimulus, se cambian los valores de las señales de entrada y la señal de selección, y se observa cómo cambia la salida. En cada caso de prueba, sel toma un valor diferente, por lo que la salida debería ser igual a la entrada correspondiente. Los casos de prueba se ejecutan uno tras otro, con un retardo de 10 ns entre ellos.

## ➤ DMux4Way



```
1
      library IEEE;
 2
     use IEEE.STD_LOGIC_1164.ALL;
 3
 4
    ⊟entity DMux4Way is
 5
 6
    Port ( sel : in STD_LOGIC_VECTOR (1 downto 0);
 7
                 in0 : in STD_LOGIC;
8
                 out0, out1, out2, out3 : out STD_LOGIC);
9
10
      end DMux4Way;
11
12
    □architecture Behavioral of DMux4Way is
13
14
    ■begin
15
16
          out0 <= in0 when sel = "00" else '0';
17
          outl <= in0 when sel = "01" else '0';
18
          out2 <= in0 when sel = "10" else '0';
19
          out3 <= in0 when sel = "11" else '0';
20
21
     Lend Behavioral;
```

```
library IEEE:
     use IEEE.STD_LOGIC_1164.ALL;
2
3
    entity DMux4Way tb is
4
     end DMux4Way_tb;
5
6
    □architecture Behavioral of DMux4Way tb is
8
          signal sel : STD LOGIC VECTOR (1 downto 0);
          signal in0, out0, out1, out2, out3 : STD LOGIC;
10
12
    ⊟begin
13
14
          uut: entity work.DMux4Way
15
16
              port map (sel => sel, in0 => in0, out0 => out0, out1 => out1, out2 => out2, out3 => out3);
17
18
    stimulus : process
19
          begin
20
21
22
                - Test case 1
23
              in0 <= 'l'; sel <= "00";
              wait for 10 ns;
25
26
              -- Test case 2
27
              sel <= "01";
28
              wait for 10 ns;
29
30
              -- Test case 3
31
              sel <= "10":
32
              wait for 10 ns;
33
34
              -- Test case 4
              sel <= "11";
35
              wait for 10 ns;
36
37
38
          end process;
39
     end Behavioral;
40
```

# **EXPLICACIÓN DMUX 4 WAY:**

- Código del DMux4Way: Este código define un componente llamado DMux4Way que tiene una entrada de 1 bit (in0) y cuatro salidas de 1 bit (out0 a out3). La operación que realiza este componente es canalizar la entrada a una de las cuatro salidas basándose en una señal de selección de 2 bits (sel). Esto se realiza en las líneas out0 <= in0 when sel = "00" else '0'; y similares. Dependiendo del valor de sel, la entrada será canalizada a una de las salidas. Por ejemplo, si sel es "00", out0 será igual a in0 y las demás salidas serán '0'. Si sel es "01", out1 será igual a in0 y las demás salidas serán '0', y así sucesivamente.
- Código del Test Bench: Este código se utiliza para probar el funcionamiento del DMux4Way. Primero, se definen unas señales que se conectan al DMux4Way en la línea uut: entity work.DMux4Way port map (sel => sel, in0 => in0, out0 => out0, out1 => out1, out2 => out2, out3 => out3);. Luego, en el proceso stimulus, se cambia el valor de la señal de entrada y la señal de selección, y se observa cómo cambian las salidas. En cada caso de prueba, sel toma un valor diferente, por lo que la salida correspondiente debería ser igual a in0 y las demás deberían ser '0'. Los casos de prueba se ejecutan uno tras otro, con un retardo de 10 ns entre ellos.

## > DMux8Way



```
library IEEE;
      use IEEE.STD LOGIC 1164.ALL;
 3
    ⊟entity DMux8Way is
 5
          Port ( sel : in STD_LOGIC_VECTOR (2 downto 0);
    in0 : in STD_LOGIC;
 6
    \Box
8
                  out0, out1, out2, out3, out4, out5, out6, out7 : out STD LOGIC);
 9
     end DMux8Way;
10
11
12
    □architecture Behavioral of DMux8Way is
13
14
    ⊟begin
15
          out0 <= in0 when sel = "000" else '0';
16
          out1 <= in0 when sel = "001" else '0';
17
          out2 <= in0 when sel = "010" else '0';
18
          out3 <= in0 when sel = "011" else '0';
19
          out4 <= in0 when sel = "100" else '0';
20
          out5 <= in0 when sel = "101" else '0';
          out6 <= in0 when sel = "110" else '0';
21
22
          out7 <= in0 when sel = "111" else '0';
23
     end Behavioral;
24
25
```

```
use IEEE.STD_LOGIC_1164.ALL;
      ⊟entity DMux8Way_tb is
        end DMux8Way_tb;
      architecture Behavioral of DMux8Way_tb is
               signal sel : STD_LOGIC_VECTOR (2 downto 0);
signal in0, out0, out1, out2, out3, out4, out5, out6, out7 : STD_LOGIC;
⊟begin
              uut: entity work.DMux8Way
                    port map (sel => sel, in0 => in0, out0 => out0, out1 => out1, out2 => out2, out3 => out3, out4 => out4, out5 => out5, out6 => out6, out7 => out7);
               stimulus : process
                 tlmw.--
egin
-- Test case 1
in0 <= '1'; sel <= "000";
wait for 10 ns;
                     -- Test case 2
sel <= "001";
wait for 10 ns;
                     -- Test case 3 sel <= "010"; wait for 10 ns;
                     -- Test case 4
sel <= "011";
wait for 10 ns;
                     -- Test case 5
sel <= "100";
wait for 10 ns;
                     -- Test case 6
sel <= "101";
wait for 10 ns;
                     -- Test case 7 sel <= "110"; wait for 10 ns;
                    sel <= "ll1";
wait for 10 ns;
```

# **EXPLICACIÓN DMux 8 Way:**

- Código del DMux8Way: Este código define un componente llamado DMux8Way que tiene una entrada de 1 bit (in0) y ocho salidas de 1 bit (out0 a out7). La operación que realiza este componente es canalizar la entrada a una de las ocho salidas basándose en una señal de selección de 3 bits (sel). Esto se realiza en las líneas out0 <= in0 when sel = "000" else '0'; y similares. Dependiendo del valor de sel, la entrada será canalizada a una de las salidas. Por ejemplo, si sel es "000", out0 será igual a in0 y las demás salidas serán '0'. Si sel es "001",</p>

out1 será igual a in0 y las demás salidas serán '0', y así sucesivamente. Si sel es "010", out2 será igual a in0 y las demás salidas serán '0', y así sucesivamente hasta sel igual a "111", donde out7 será igual a in0 y las demás salidas serán '0'.

Código del Test Bench: Este código se utiliza para probar el funcionamiento del DMux8Way. Primero, se definen unas señales que se conectan al DMux8Way en la línea uut: entity work.DMux8Way port map (sel => sel, in0 => in0, out0 => out0, out1 => out1, out2 => out2, out3 => out3, out4 => out4, out5 => out5, out6 => out6, out7 => out7);. Luego, en el proceso stimulus, se cambia el valor de la señal de entrada y la señal de selección, y se observa cómo cambian las salidas. En cada caso de prueba, sel toma un valor diferente, por lo que la salida correspondiente debería ser igual a in0 y las demás deberían ser '0'. Los casos de prueba se ejecutan uno tras otro, con un retardo de 10 ns entre ellos.